東京大学VDEC D2Tシンポジウム2010

2010年6月29日(火) 10:00-18:30
東京大学 武田先端知ビル 5階 武田ホール


更新情報:
・ホームページを開設しました。(2010/5/25)


主催 東京大学大規模集積システム設計教育研究センター(VDEC)
後援 株式会社アドバンテスト
協力 科学技術振興機構CREST「ディペンダブルVLSIシステムの基盤技術」領域
協賛 (社)電子情報通信学会
(社)情報処理学会
(社)電子情報技術産業協会
IEEE SSCS Japan Chapter
参加費 無料

株式会社アドバンテストからの寄附金による「アドバンテストD2T寄附研究部門」が東京大学大規模集積システム設計教育研究センター内に設立され、約2年半が経過いたしました。本寄附研究部門の最近の研究成果の報告ならびにLSIのテスト分野で活躍されている著名な研究者の招待講演を企画致しました。
本シンポジウムでは、本研究部門の研究成果報告のみではなく、国内外の産学界から著名な研究者の招待講演を企画しておりますので、多くの方の参加をお待ちしております。


参加申込(参加費:無料)

こちらからお申し込みください。
参加申し込みは終了いたしました。


アクセス方法

こちらをご覧ください。


シンポジウムプログラム (英語版, English version)

10:00 開会の挨拶
10:10 D2T寄付研究部門紹介
Introduction and Activities of D2T Research Division
Satoshi Komatsu (University of Tokyo)
10:20 D2T寄付研究部門研究活動紹介
Cost-Effective Test Methodology for Analog and Mixed-Signals in SoCs
Mohamed Abbas (University of Tokyo)
11:05 招待講演(1)
Board-Level Fault Diagnosis Methods to Target No-Trouble-Found Failures
Krishnendu Chakrabarty (Duke University)
11:50 昼食
13:30 招待講演(2)
A Tool Chain for Dependable VLSI Design - A challenge to soft-error tolerant VLSI Systems -
Hiroto Yasuura (Kyushu University)
Ultra Dependable VLSI Processor Architecture
Shuichi Sakai (University of Tokyo)
15:00 休憩
15:30 招待講演(3)
Robust System Design in Scaled CMOS and Beyond
Subhasish Mitra (Stanford University)
Enabling Robust Systems through On-Line Test and Diagnosis
Shawn Blanton (Carnegie Mellon University)
17:00 休憩
17:30 パネル・ディスカッション 「Dependable VLSI Systems」
Moderator: Masahiro Fujita (University of Tokyo)
Panelists:
Krishnendu Chakrabarty (Duke University)
Subhasish Mitra (Stanford University)
Shawn Blanton (Carnegie Mellon University)
Hiroto Yasuura (Kyushu University)
Shuichi Sakai (University of Tokyo)
Shojiro Asai (Rigaku Corporation)
18:30 閉会
18:30 懇親会

お問い合わせ

東京大学 大規模集積システム設計教育研究センター アドバンテストD2T寄附研究部門
〒113−0032 東京都文京区弥生2−11−16 武田先端知ビル404号室
Tel: 03-5841-0233 FAX: 03-5841-1093
E-mail: komatsu@vdec.u-tokyo.ac.jp


VLSI Design and Education Center (VDEC), The University of Tokyo