平成21年度第1回VDEC CAD講習会のご案内
新着情報
2009年 8月3日(月)-5日(水) 10:00 - 17:00 | Cadence IC FrontEnd 講習会 |
|
| 終了
2009年 | 8月6日(木) 10:00 - 17:00
Cadence RTL Compiler 講習会
|
|
|
終了
|
2009年 | 8月10日(月)-12日(水) 10:00 - 17:00
Cadence IC BackEnd 講習会
|
|
|
終了
|
2009年 | 8月19日(水)-20日(木) 10:00 - 17:00
エイシップ・ソリューションズ ASIP Meister 講習会 |
大阪大学
| 20名
| 終了
|
2009年 | 8月27日(木)-28日(金) 10:00 - 17:00
Cadence SOCE-XL 講習会
|
|
| 中止
|
2009年 | 9月1日(火) 10:00 - 17:00
Synopsys Design Compiler 講習会
|
|
|
終了
|
2009年 | 9月2日(水) 10:00 - 17:00
VDEC SoCテスタ T2000 講習会
|
|
|
終了
|
2009年 | 9月3日(木)-4日(金) 10:00 - 17:00
Synopsys IC Compiler 講習会
|
|
|
終了
|
2009年 | 9月7日(月) 10:00 - 17:00
Synopsys VCS 講習会
|
|
|
終了
|
2009年 | 9月8日(火)-9(水) 10:00 - 17:00
Agilent GoldenGate 講習会
|
|
|
終了
|
2009年 | 9月24日(木),25日(金) 10:00 - 17:00
VDEC 環境におけるトランジスタレベル設計 講習会
|
|
|
終了
|
2009年 | 9月28日(月) 13:00 - 17:00, 29日(火) 10:00 - 17:00
VDEC EDA 環境におけるデジタル設計手法 講習会
|
|
|
終了
|
2009年 | 9月30日(水) 13:00 - 15:00
VDEC 環境におけるデジタルLSI測定 講習会
|
|
|
終了
| |
開催日程 2009年8月3日(月)-5日(水) 10:00 - 17:00 開催地、定員
東京大学VDEC 40名 [東北大学] 未来科学技術共同研究センター 30名 [金沢大学] VDEC金沢サブセンター 80名 [名古屋大学] IB電子情報館南棟2階285号室(演習室2) 30名 [広島大学] 工学部第二類 A1-141室 18名 講師 Cadence社より派遣 概要 IC6.1x フロントエンド系 (Analog Design Envirionment) について学びます。 受講対象 アナログ、ミックスト&カスタム IC 回路設計者の方。
開催日程 2009年8月6日(木) 10:00 - 17:00 開催地、定員
東京大学VDEC 40名 [東北大学] 未来科学技術共同研究センター(中止)30名[名古屋大学] IB電子情報館南棟2階285号室(演習室2) 30名 講師 Cadence 社より派遣 概要 論理合成ツール RTL Compiler の基礎を講義、実習を通して実践的に学べます。 受講対象 論理合成ツールをお使いの方。
開催日程 2009年8月10日(月)-12日(水) 10:00 - 17:00 開催地、定員
東京大学VDEC 40名 [北海道大学] VDEC北海道サブセンター 10名 [東北大学] 未来科学技術共同研究センター 30名 [金沢大学] VDEC金沢サブセンター 80名 [広島大学] 工学部第二類 A1-141室 18名 講師 Cadence社より派遣 概要 IC6.1x バックエンド系 (Virtuoso Layout Design Basics, Virtuoso Connectivity-Driven Layout) について学びます。 受講対象 アナログ、ミックスト&カスタム IC マスクパターン設計者の方。
開催日程 2009年8月19日(水)-20日(木) 10:00 - 17:00 開催地、定員
[大阪大学] 豊中キャンパス 基礎工G棟3階 学生実験室(2) 20名 講師 エイシップ・ソリューションズ(株)より派遣 概要 特定用途向き命令セットプロセッサ開発環境 ASIP Meister で演習課題のプロセッサを設計します。 この演習を通して、ASIP Meister の基本操作、命令追加の方法を習得します。 また、ASIP Meister で生成したコンパイラも演習で使用します。 受講対象
- プロセッサ開発、プロセッサアーキテクチャの研究・教育をされている方。
- プロセッサアーキテクチャ、プログラミングに関する基礎的な知識をお持ちの方。
開催日程 2009年8月27日(木)-28日(金) 10:00 - 17:00 開催地、定員
東京大学VDEC40名[東北大学] 未来科学技術共同研究センター30名講師 Cadence 社より派遣 概要 フィジカル・バーチャル・プロトタイプ設計ツールである FE の機能的特徴、及び基本的な使用方法を講義、実習を通して学習します。 受講対象 (フィジカル)シンセシスツール、配置・配線ツールをお使いの方。
開催日程 2009年9月1日(火) 10:00 - 17:00 開催地、定員
東京大学VDEC 40名 [北海道大学] VDEC北海道サブセンター 10名 [東北大学] 未来科学技術共同研究センター 30名 [金沢大学] VDEC金沢サブセンター 80名 [大阪大学] 吹田キャンパス 工学部電気系 E6棟 2階 計算機演習室 60名 [広島大学] 工学部第二類 A1-141室 18名 講師 Synopsys 社より派遣 概要 Design Compiler を用いた ASIC 合成フローを学習します。 受講対象 論理合成ツールの使用を始めるデジタル設計者の方。
開催日程 2009年9月2日(水) 10:00 - 17:00 開催地、定員
東京大学VDEC 8名 講師 小松聡 先生 (東京大学) 概要 東大VDECのSoCテスタT2000を利用するためのテストプログラミングのトレーニングと、T2000実機を利用したLSIテスト方法の解説、デモ、テストの体験により、VDECのLSI試作サービスを利用したLSIチップのテストを行うことができるようになることを目的とします。 受講対象 東大VDECに設置されているSoCテスタを利用してディジタル回路のテストをしようとする方。 特にVDECでのLSIチップ試作サービスを利用したLSIチップのテストを行いたい方。 講習内容
- SoCテスタを利用したLSIテストの基礎知識 (座学)
- T2000を利用したディジタル回路テストのテストプログラミング
- T2000SoCテストシステムの利用方法 (実機を用いた説明、デモ、体験)
- リモート・テスト環境 (実際にVDECに来なくても遠隔地からテストを行う環境)
開催日程 2009年9月3日(木),4日(金) 10:00 - 17:00 開催地、定員
東京大学VDEC 40名 [北海道大学] VDEC北海道サブセンター 10名 [東北大学] 未来科学技術共同研究センター 30名 [金沢大学] VDEC金沢サブセンター 80名 [広島大学] 工学部第二類 A1-141室 18名 講師 Synopsys 社より派遣 概要 IC Compiler を用いた配置配線設計フローを学習します。 受講対象 スタンダードセルベース自動配置配線による ASIC レイアウト設計者の方。
開催日程 2009年9月7日(月) 10:00 - 17:00 開催地、定員
東京大学VDEC 40名 [東北大学] 未来科学技術共同研究センター 30名 講師 Synopsys 社より派遣 概要 Verilog-HDL を読み込んでシミュレーションを行う VCS について解説します。実習を行いながら、VCS の基本操作をマスターしていただけます。 受講対象 Verilog-HDL 記述経験がある方。
開催日程 2009年9月8日(火),9日(水) 10:00 - 17:00 開催地、定員
東京大学VDEC 40名 [東北大学] 未来科学技術共同研究センター30名[金沢大学] VDEC金沢サブセンター80名[広島大学] 工学部第二類 A1-141室 18名 講師 Agilent 社より派遣 概要 従来の ADS, RFDE が統合されたRF設計ツールであるGoldenGateの基本的な使用方法を講義・実習を通じて学習します。 受講対象 RF 設計を始める方。これまでADS, RFDEを使用していた方。
開催日程 2009年9月24日(木),25日(金) 10:00 - 17:00 開催地、定員
東京大学VDEC 40名 講師 名倉徹 先生 (東京大学) 概要 リングオシレータ程度の簡単な回路設計を例題として、ローム0.18umプロセスを用いたトランジスタレベル設計をVDEC環境で行うための基礎を学習します。 Artist/Composer による回路図入力、Hspice によるシミュレーション、Virtuoso による レイアウト作成、Calibre による LVS/DRC検証、HerculesLVS/Star-RCXTによる配線寄生容量抽出、の一連のフローを流せるようになることを目的とします。 受講対象 ・VDEC環境でトランジスタレベルの設計を行う方。
・各ツールの基本的な使用方法は習得しているものとします。各ツールのトレーニングが必要な方は、この後に行なわれる Synopsys、Cadence の各講習会に参加して下さい。注意事項 ローム0.18umの設計規則を使用するための機密守秘契約(NDA)契約が必要となります。
・指導教員がローム0.18um設計規則のNDAを結んでいない場合は「機密守秘契約(NDA)」のページより機密保持契約書「ローム0.18um(RO)」をダウンロードし、上記契約書に指導教官のサインをもらい、持参下さい。 かつ、同ページより、学生の「守秘契約書」をダウンロードして、指導教官との間に契約書を結び、そのコピーを持参下さい。
・指導教官が既にローム0.18um設計規則のNDAを結んでいる場合は、その機密保持契約書のコピーおよび、学生の守秘契約書のコピーを持参下さい。これらNDA契約書のコピーがない場合は本講習会への参加はできませんので、あらかじめご了承ください。
機密守秘契約(NDA)のページへ
開催日程 2009年9月28日(月) 13:00 - 17:00, 29日(火) 10:00 - 17:00 開催地、定員
東京大学VDEC 40名 講師 小林和淑 先生 (京都工芸繊維大学) 概要 ローム0.18umプロセス向け京大ライブラリによるディジタルLSIの設計フローを用いて, LSIを試作するための基礎知識を学習する. Verilog-HDLによるRTL記述, 論理シミュレーション, 論理合成, 自動配置配線, LVS/DRC等のLSI設計の一連の流れを体験し, 実際に提出できるレイアウトデータを作成するところまでを行なう. 論理合成ツールとして, Synopsys社Design Compiler, 自動配置配線ツールとして, Synopsys社IC Compiler, LVS/DRCツールとしてMentor Graphics社Calibre を用いる. 受講対象 ・VDECでディジタルLSIを試作しようとする方. 0.18um以外でも役に立つはずです.
・各ツールの基本的な知識は不要ですが, 各ツールの使い方を懇切丁寧に教えることは致しません.注意事項 ローム0.18umの設計規則を使用するための機密守秘契約(NDA)契約が必要となります。
・指導教員がローム0.18um設計規則のNDAを結んでいない場合は「機密守秘契約(NDA)」のページより機密保持契約書「ローム0.18um(RO)」をダウンロードし、上記契約書に指導教官のサインをもらい、持参下さい。 かつ、同ページより、学生の「守秘契約書」をダウンロードして、指導教官との間に契約書を結び、そのコピーを持参下さい。
・指導教官が既にローム0.18um設計規則のNDAを結んでいる場合は、その機密保持契約書のコピーおよび、学生の守秘契約書のコピーを持参下さい。これらNDA契約書のコピーがない場合は本講習会への参加はできませんので、あらかじめご了承ください。
機密守秘契約(NDA)のページへ
開催日程 2009年9月30日(水) 13:00 - 15:00 開催地、定員
[東北大学] 未来情報産業研究館6階 VDEC東北サブセンター 10名 講師 宮本直人 先生 (東北大学) 概要 LSIテスタ (アドバンテストT6573) を用いてデジタルLSIの測定を行います。 演習ではRohm0.18um 5mm角LSIに実装したSRAMの読み書き試験を行います。 受講対象 テスタ利用に興味がある方。テスタ使用経験は問いません。 講習内容
- LSIテスタを用いた測定に関して簡単な座学
- Linuxマシン上でテストパターンの生成 (Verilogシミュレータを用いる)
- LSIテスタ上でPass/Fail試験
- LSIテスタ上でShmooプロットを得る
参加申込
講習会の参加申込みにはVDECにあらかじめ登録されている教員のアカウントが必要です。
また、アクセス可能な計算機リストに登録されているマシンからのみ登録が可能です。ご注意ください。
その他のリンク
VDEC Homepage | お問い合わせはこちらへ |