平成23年度第1回VDEC CAD講習会のご案内


新着情報



  1. 開催予定日、開催地及び定員:
    2011年
    8月18日(木),19日(金)
    10:00 - 17:00
    Agilent GoldenGate 講習会
    東京大学VDEC
    東北大学VDEC
    金沢大学VDEC
    広島大学VDEC
    40名
    10名
    50名
    18名
    中止
    2011年
    8月25日(木)
    10:00 - 17:00
    SpringSoft Verdi 講習会
    東京大学VDEC
    東北大学VDEC
    大阪大学VDEC
    広島大学VDEC
    40名
    10名
    50名
    18名
    終了
    2011年
    9月1日(木),2日(金)
    10:00 - 17:00
    Synopsys DesignCompiler / PowerCompiler 講習会
    東京大学VDEC
    北海道大学VDEC
    東北大学VDEC
    金沢大学VDEC
    大阪大学VDEC
    広島大学VDEC
    40名
    10名
    10名
    50名
    50名
    18名
    終了
    2011年
    9月5日(月),6日(火)
    10:00 - 17:00
    Synopsys IC Compiler講習会
    東京大学VDEC
    東北大学VDEC
    金沢大学VDEC
    大阪大学VDEC
    広島大学VDEC
    長崎大学(臨時会場)
    40名
    10名
    50名
    50名
    18名
    若干名
    終了
    2011年
    9月7日(水)-9日(金)
    10:00 - 17:00
    Cadence IC61 FrontEnd 講習会
    東京大学VDEC
    東北大学VDEC
    金沢大学VDEC
    大阪大学VDEC
    広島大学VDEC
    長崎大学(臨時会場)
    40名
    10名
    50名
    50名
    18名
    若干名
    終了
    2011年
    9月20日(火)-22日(木)
    10:00 - 17:00
    Cadence IC61BackEnd 講習会
    東京大学VDEC
    東北大学VDEC
    金沢大学VDEC
    大阪大学VDEC
    広島大学VDEC
    宮崎大学(臨時会場)
    長崎大学(臨時会場)
    40名
    10名
    50名
    50名
    18名
    若干名
    若干名
    終了
    2011年
    9月26日(月)
    10:00 - 17:00
    Synopsys XA 講習会
    東京大学VDEC
    東北大学VDEC
    金沢大学VDEC
    大阪大学VDEC
    広島大学VDEC
    40名
    10名
    50名
    50名
    18名
    終了
    2011年
    9月27日(火),28日(水)
    10:00 - 17:00
    VDEC 環境におけるトランジスタレベル設計 講習会
    東京大学VDEC
    40名
    終了
    2010年
    9月29日(木) 13:00 - 17:00,
    30日(金) 10:00 - 17:00
    VDEC EDA 環境におけるデジタル設計手法 講習会
    東京大学VDEC
    40名
    終了

  2. 参加費:
  3. 留意事項:
  4. 講習会詳細:


    Agilent GoldenGate 講習会
    開催日程 2011年8月18日(木),19日(金) 10:00 - 17:00
    開催地、定員
    東京大学VDEC 40名
    [東北大学] 未来科学技術共同研究センター 10名
    [金沢大学] VDEC金沢サブセンター 50名
    [広島大学] 工学部第二類 A1-141室 18名
    講師 Agilent 社より派遣
    概要 従来の ADS, RFDE が統合されたRF設計ツールであるGoldenGateの基本的な使用方法を講義・実習を通じて学習します。
    受講対象 RF 設計を始める方。これまでADS, RFDEを使用していた方。


    SpringSoft Verdi 講習会
    開催日程 2011年8月25日(木) 10:00 - 17:00
    開催地、定員
    東京大学VDEC 40名
    [東北大学] 未来科学技術共同研究センター 10名
    [大阪大学] 吹田キャンパス 工学部電気系 E6棟 2階 情報処理演習室 50名
    [広島大学] 工学部第二類 A1-141室 18名
    講師 SpringSoft 社より派遣
    概要 Verdiの概要説明からイニシャル環境セットアップ(午前)
    Verdiの基本となる各ビューワ・解析機能(波形、ソース、スケマ自動トレース)の講義と演習(午後)
    受講対象 どなたでも。


    Synopsys DesignCompiler / PowerCompiler 講習会
    開催日程 2011年9月1日(木),2日(金) 10:00 - 17:00
    開催地、定員
    東京大学VDEC 40名
    [北海道大学] VDEC北海道サブセンター 10名
    [東北大学] 未来科学技術共同研究センター 10名
    [金沢大学] VDEC金沢サブセンター 50名
    [大阪大学] 吹田キャンパス 工学部電気系 E6棟 2階 情報処理演習室 50名
    [広島大学] 工学部第二類 A1-141室 18名
    講師 Synopsys 社より派遣
    概要 Design Compiler を用いた ASIC 合成フローを学習します。
    受講対象 論理合成ツールの使用を始めるデジタル設計者の方。


    Synopsys IC Compiler 講習会
    開催日程 2011年9月5日(月),6日(火) 10:00 - 17:00
    開催地、定員
    東京大学VDEC 40名
    [東北大学] 未来科学技術共同研究センター 10名
    [金沢大学] VDEC金沢サブセンター 50名
    [大阪大学] 吹田キャンパス 工学部電気系 E6棟 2階 情報処理演習室 50名
    [広島大学] 工学部第二類 A1-141室 18名
    [長崎大学(臨時会場)] 工学部2号館E-209号室 石塚研究室 若干名
    講師 Synopsys 社より派遣
    概要 IC Compiler を用いた配置配線設計フローを学習します。
    受講対象 スタンダードセルベース自動配置配線による ASIC レイアウト設計者の方。


    Cadence IC61 FrontEnd 講習会
    開催日程 2011年9月7日(水)-9日(金) 10:00 - 17:00
    開催地、定員
    東京大学VDEC 40名
    [東北大学] 未来科学技術共同研究センター 10名
    [金沢大学] VDEC金沢サブセンター 50名
    [大阪大学] 吹田キャンパス 工学部電気系 E6棟 2階 情報処理演習室 50名
    [広島大学] 工学部第二類 A1-141室 18名
    [長崎大学(臨時会場)] 工学部2号館E-209号室 石塚研究室 若干名
    講師 Cadence社より派遣
    概要 IC6.1x フロントエンド系 (Analog Design Envirionment) について学びます。
    受講対象 アナログ、ミックスト&カスタム IC 回路設計者の方。


    Cadence IC61 BackEnd 講習会
    開催日程 2011年9月20日(火)-22日(木) 10:00 - 17:00
    開催地、定員
    東京大学VDEC 40名
    [東北大学] 未来科学技術共同研究センター 10名
    [金沢大学] VDEC金沢サブセンター 50名
    [大阪大学] 吹田キャンパス 工学部電気系 E6棟 2階 情報処理演習室 50名
    [広島大学] 工学部第二類 A1-141室 18名
    [宮崎大学(臨時会場)] (木花キャンパス)工学部 E-808室 淡野研究室 若干名
    [長崎大学(臨時会場)] 工学部2号館E-209号室 石塚研究室 若干名
    講師 Cadence社より派遣
    概要 IC6.1x バックエンド系 (Virtuoso Layout Design Basics, Virtuoso Connectivity-Driven Layout) について学びます。
    受講対象 アナログ、ミックスト&カスタム IC マスクパターン設計者の方。


    Synopsys XA 講習会
    開催日程 2011年9月26日(月) 10:00 - 17:00
    開催地、定員
    東京大学VDEC 40名
    [東北大学] 未来科学技術共同研究センター 10名
    [金沢大学] VDEC金沢サブセンター 50名
    [大阪大学] 吹田キャンパス 工学部電気系 E6棟 2階 情報処理演習室 50名
    [広島大学] 工学部第二類 A1-141室 18名
    講師 Synopsys 社より派遣
    概要 FastSPICE「XAオプション」の基本的な使い方を学びます。
    受講対象 SPICEの知識はあるが、FastSPICEは初めて扱う方。


    VDEC 環境におけるトランジスタレベル設計 講習会
    開催日程 2011年9月27日(火 ),28日(水) 10:00 - 17:00
    開催地、定員
    東京大学VDEC 40名
    講師 名倉徹 先生 (東京大学)
    概要 リングオシレータ程度の簡単な回路設計を例題として、ローム0.18umプロセスを用いたトランジスタレベル設計をVDEC環境で行うための基礎を学習します。 Artist/Composer による回路図入力、Hspice によるシミュレーション、Virtuoso による レイアウト作成、Calibre による LVS/DRC検証、HerculesLVS/Star-RCXTによる配線寄生容量抽出、の一連のフローを流せるようになることを目的とします。
    受講対象 ・VDEC環境でトランジスタレベルの設計を行う方。
    ・各ツールの基本的な使用方法は習得しているものとします。各ツールのトレーニングが必要な方は、この後に行なわれる Synopsys、Cadence の各講習会に参加して下さい。
    注意事項 ローム0.18umの設計規則を使用するための機密守秘契約(NDA)契約が必要となります。

    ・指導教員がローム0.18um設計規則のNDAを結んでいない場合は「機密守秘契約(NDA)」のページより機密保持契約書「ローム0.18um(RO)」をダウンロードし、上記契約書に指導教官のサインをもらい、持参下さい。 かつ、同ページより、学生の「守秘契約書」をダウンロードして、指導教官との間に契約書を結び、そのコピーを持参下さい。
    ・指導教官が既にローム0.18um設計規則のNDAを結んでいる場合は、その機密保持契約書のコピーおよび、学生の守秘契約書のコピーを持参下さい。これらNDA契約書のコピーがない場合は本講習会への参加はできませんので、あらかじめご了承ください。

    機密守秘契約(NDA)のページへ


    VDEC EDA 環境におけるデジタル設計手法 講習会
    開催日程 2011年9月29日(木) 13:00 - 17:00, 30日(金) 10:00 - 17:00
    開催地、定員
    東京大学VDEC 40名
    講師 小林和淑 先生 (京都工芸繊維大学)
    概要 ローム0.18umプロセス向け京大ライブラリによるディジタルLSIの設計フローを用いて, LSIを試作するための基礎知識を学習する. Verilog-HDLによるRTL記述, 論理シミュレーション, 論理合成, 自動配置配線, LVS/DRC等のLSI設計の一連の流れを体験し, 実際に提出できるレイアウトデータを作成するところまでを行なう. 論理合成ツールとして, Synopsys社Design Compiler, 自動配置配線ツールとして, Synopsys社IC Compiler, LVS/DRCツールとしてMentor Graphics社Calibre を用いる.
    受講対象 ・VDECでディジタルLSIを試作しようとする方. 0.18um以外でも役に立つはずです.
    ・各ツールの基本的な知識は不要ですが, 各ツールの使い方を懇切丁寧に教えることは致しません.
    注意事項 ローム0.18umの設計規則を使用するための機密守秘契約(NDA)契約が必要となります。

    ・指導教員がローム0.18um設計規則のNDAを結んでいない場合は「機密守秘契約(NDA)」のページより機密保持契約書「ローム0.18um(RO)」をダウンロードし、上記契約書に指導教官のサインをもらい、持参下さい。 かつ、同ページより、学生の「守秘契約書」をダウンロードして、指導教官との間に契約書を結び、そのコピーを持参下さい。
    ・指導教官が既にローム0.18um設計規則のNDAを結んでいる場合は、その機密保持契約書のコピーおよび、学生の守秘契約書のコピーを持参下さい。これらNDA契約書のコピーがない場合は本講習会への参加はできませんので、あらかじめご了承ください。

    機密守秘契約(NDA)のページへ


参加申込

参加申込 申込確認

講習会の参加申込みにはVDECにあらかじめ登録されている教員のアカウントが必要です。
また、アクセス可能な計算機リストに登録されているマシンからのみ登録が可能です。ご注意ください。


その他のリンク

平成22年度第1回CAD講習会のページへ

平成22年度第2回CAD講習会のページへ


VDEC Homepage お問い合わせはこちら