2025年度
d.lab-VDECリフレッシュ教育(セミナー) VLSI設計教育コース

本コースは,集積回路産業に関わる人を対象としたリフレッシュ教育(セミナー)として,VLSI 設計に関する基礎と最新の知識・技術の習得を目的として実施します. 産業界のエンジニア・新入社員,および教育機関に在籍する教員・学生の方,すべてご参加いただけます. ただし,VD,VTコースはNDAの関係上,d.lab-VDECアカデミアユーザーのみの参加とさせていただきます.

更新情報・連絡

開催コース一覧

コースID開催日(申込み締切日)コース名開催形態
AX12025/7/14-16 (2025/7/1)Agile-X環境での設計講習会対面
R2025/7/29-30 (2025/7/15)CMOS-RF集積回路設計と演習オンライン
AX22025/8/8 (2025/7/1)Agile-X環境での試作・評価講習会対面
A2025/8/18-20 (2025/8/4)アナログ集積回路設計と演習対面
F12025/8/21 (2025/8/7)SystemVerilogを用いたFPGA設計講習会(初級者向け)対面
F22025/8/22 (2025/8/8) SystemVerilogを用いたFPGA設計講習会(中級者向け)対面
VT2025/9/4-5 (2025/8/21)d.lab-VDEC 環境でのトランジスタレベル設計対面
M12025/9/8-9 (2025/8/25) MEMS設計演習コース対面
M22025/9/10-12 (2025/8/27)MEMS設計試作コース対面
KM2025/9/16-18 (2025/8/8)キーサイト・テクノロジー 高周波計測技術 対面
HE2025/9/16-17 (2025/9/4)ハードウエアエミュレータを用いた検証対面(9/16), オンライン(9/17)
VD2025/9/24-25 (2025/9/10)d.lab-VDEC 環境でのデジタル設計講習会対面

講習会日程 (開催順)


コース AX1 : Agile-X 設計講習会

日程: 2025年7月14日〜16日(3日間)
場所: 東京大学d.lab-VDEC
定員: 10名程度 (最小催行人数5名)
講師: 天野 英晴 (東京大学 上席研究員)
受講料(税込): 1名36,000円
コース詳細内容へ

コース R : CMOS-RF集積回路設計と演習

日程: 2025年7月29日〜30日(2日間)
会場: zoomオンライン
備考: (xlsx形式を編集可能な)ソフトウェアを動作させるPC環境は各自でご準備下さい.
定員: 35名程度 (最小催行人数5名)
講師: 伊藤 浩之 (東京科学大学 教授)
受講料(税込): 1名24,000 円
コース詳細内容へ

コース AX2 : Agile-X 試作・評価講習会

日程: 2025年8月8日
場所: 東京大学 目白台インタナショナルビレッジ
定員: 10名程度 (最小催行人数5名)
講師: 天野 英晴 (東京大学 上席研究員)
受講料(税込): 1名36,000円
コース詳細内容へ

コースAX1で設計したLSIを実際に試作し特性を測定します.受講希望者は,必ずAX1も受講してください!


コース A : アナログ集積回路設計と演習

日程: 2025年8月18日〜20日(3日間)
会場: 東京大学d.lab-VDEC
定員: 35名程度 (最小催行人数5名)
講師: 杉本 泰博 (中央大学 名誉教授)飯塚 哲也 (東京大学 教授)
受講料(税込): 1名42,000 円
コース詳細内容へ

コース F1 : SystemVerilogを用いたFPGA設計講習会(初級者向け)

日程: 2025年8月21日
会場: 東京大学d.lab-VDEC
備考: 利用するEDAを動作させるWindows PCを各自ご準備下さい.詳細はコース詳細内容をご覧ください.
定員: 35名程度 (最小催行人数15名程度)
講師: 小林和淑 (京都工芸繊維大学 教授), 寺澤真一(立命館大学非常勤講師)
受講料(税込): 1名24,000 円
コース詳細内容へ

コース F2 : SystemVerilogを用いたFPGA設計講習会(中級者向け)

日程: 2025年8月22日
会場: 東京大学d.lab-VDEC
備考: 利用するEDAを動作させるWindows PCを各自ご準備下さい.詳細はコースF1の詳細内容をご覧ください.
定員: 35名程度 (最小催行人数5名)
講師: 塩見 準 (大阪大学 准教授)
受講料(税込): 1名18,000 円
コース詳細内容へ

SystemVerilog初級者,FPGAへのインプリ方法が学びたい場合は,初級者向けのF1も受講して下さい.


コース VT : d.lab-VDEC 環境でのトランジスタレベル設計

日程: 2025年9月4日〜9月5日(2日間)
会場: 東京大学d.lab-VDEC
定員: 35名程度 (最小催行人数5名)
講師: 名倉 徹 (福岡大学 教授)
受講料(税込): 1名24,000 円
コース詳細内容へ

参加者はd.lab-VDECユーザー限定です.Rohm0.18umプロセスのNDA締結の必要があります.詳細はd.lab-VDECのホームページを参照下さい.

コース M1 : MEMS設計演習コース

好評入門書「MEMSデバイス徹底入門(日刊工業新聞社)」で紹介したMEMS設計試作が(実地で)体験できます!

日程: 2025年9月8日〜9日(2日間)
場所: 東京大学d.lab-VDEC
定員: 35名程度 (最小催行人数5名)
講師: 三田吉郎 (東京大学 教授)
受講料(税込): 1名24,000円
コース詳細内容へ

コース M2 : MEMS設計試作コース

コースM1で設計したMEMSを実際に試作,特性を測定します.単独受講も可ですがM1との連続受講がお勧めです!

日程: 2025年9月10日〜12日(3日間)
場所: 東京大学d.lab-VDEC
定員: 10名程度 (最小催行人数5名)
講師: 三田吉郎(東京大学 教授)
受講料(税込): 1名72,000 円
コース詳細内容へ

コース KM : キーサイト・テクノロジー 高周波計測技術

日程: 2025年9月16日〜18日(3日間)
会場: 東京大学d.lab-VDEC
定員: 20名程度 (最小催行人数5名)
講師:キーサイト・テクノロジー
受講料(税込): 無料
コース詳細内容へ

本コースに申込みの際にご提出いただいた連絡先はキーサイト・テクノロジー株式会社と共有いたします.

コース HE : ハードウエアエミュレータを用いた検証

日程: 2025年9月16日〜17日(2日間)
会場: 東京大学d.lab-VDEC402(1日目), オンライン(2日目)
定員: 10名程度 (最小催行人数5名)
講師: 池田誠 (東京大学 教授), 松本高士(東京大学 助教)
受講料(税込): 1名30,000 円
コース詳細内容へ

コース VD : d.lab-VDEC 環境でのデジタル設計

日程: 2025年9月24日〜25日(2日間)
会場: 東京大学d.lab-VDEC
定員: 35名程度 (最小催行人数5名)
講師: 岸田 亮 (富山県立大 講師), 西澤真一(広島大学 准教授)
受講料(税込): 1名24,000 円
コース詳細内容へ

参加者はd.lab-VDECユーザー限定です.Rohm0.18umプロセスのNDA締結の必要があります.詳細はd.lab-VDECのホームページを参照下さい.

開催場所

対面開催: 東京大学d.lab-VDEC (東京大学武田先端知ビル) 1階セミナー室 (本郷キャンパス浅野地区) アクセス方法への リンク
東京大学 目白台 インタナショナルビレッジ 1階 (東京メトロ有楽町線 護国寺駅 6番出口より徒歩7分) アクセス方法への リンク
オンラインの場合はzoomにて開催します.

申込方法 (下の「こちら」押すと申込ページに移動します)

申込みは
こちら

問合せ先

登録システム,送金,キャンセルについては:セミコンポータルd.lab-VDECリフレッシュ教育担当
E-mail: vdec_secretariat@semiconportal.com (@を@に置き換えて下さい)

受講方法・コース内容などに関しては:リフレッシュ教育運営担当まで
E-mail: refreshseminar@vdec.u-tokyo.ac.jp (@を@に置き換えて下さい)

主催・協賛

その他


d.lab-VDEC Homepage